eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaFPGA - Xilinx › Re: FPGA - Xilinx
  • X-Received: by 10.49.51.197 with SMTP id m5mr130403qeo.5.1382037868995; Thu, 17 Oct
    2013 12:24:28 -0700 (PDT)
    X-Received: by 10.49.51.197 with SMTP id m5mr130403qeo.5.1382037868995; Thu, 17 Oct
    2013 12:24:28 -0700 (PDT)
    Path: news-archive.icm.edu.pl!agh.edu.pl!news.agh.edu.pl!news.cyf-kr.edu.pl!news.nask
    .pl!news.nask.org.pl!news.unit0.net!news.glorb.com!o2no10312121qas.0!news-out.g
    oogle.com!9ni50474qaf.0!nntp.google.com!i2no17863877qav.0!postnews.google.com!g
    legroupsg2000goo.googlegroups.com!not-for-mail
    Newsgroups: pl.misc.elektronika
    Date: Thu, 17 Oct 2013 12:24:28 -0700 (PDT)
    In-Reply-To: <526003b9$0$2180$65785112@news.neostrada.pl>
    Complaints-To: g...@g...com
    Injection-Info: glegroupsg2000goo.googlegroups.com; posting-host=81.219.220.14;
    posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
    NNTP-Posting-Host: 81.219.220.14
    References: <8...@g...com>
    <525fc2ed$0$2285$65785112@news.neostrada.pl>
    <0...@g...com>
    <526003b9$0$2180$65785112@news.neostrada.pl>
    User-Agent: G2/1.0
    MIME-Version: 1.0
    Message-ID: <1...@g...com>
    Subject: Re: FPGA - Xilinx
    From: s...@g...com
    Injection-Date: Thu, 17 Oct 2013 19:24:29 +0000
    Content-Type: text/plain; charset=ISO-8859-2
    Content-Transfer-Encoding: quoted-printable
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:653409
    [ ukryj nagłówki ]

    W dniu czwartek, 17 października 2013 17:35:21 UTC+2 użytkownik Adam Górski napisał:

    >
    >
    > Altera te� ma jakiego� wizarda. Ja z niego nie korzysta�em, robi�em na
    >
    > piechotďż˝.
    >

    Ano właśnie. To co wyskrobałem na piechotę, działa na 20MHz. Na wyższych
    częstotliwościach rozjeżdża mi się to pieroństwo. Na bank nie trafiam cykaniem
    budzika w środek "oczka" bitu danych. Baa!! Mało tego, wiem co trzeba zrobić, ino za
    cholerę nie wiem jak!! Ano trzeba o parę pikosekund przesunąć dane względem budzika.
    X ma takiego prymitywa IODELAY2, ale dokumentacja jest do tego też tak pokitranie
    napisana, że nie daję se z tym rady.

    >
    >

    >
    >
    > Jak widz� analog ma dev kita do tego uk�adu i na pierwszym zdj�ciu z
    >
    > opisu wyst�puje toto z p�yt� na kt�rej siedzi X. Zapytaj o kody to tego
    >
    > X - powinni Ci podes�a�.
    >

    Jasne że podesłali. Ino że mają to na Virtexa4. Przerobiłem kod na Spartana6 (inne
    prymitywy) no i niestety lipa. Jakoś tam działa, ale niestety błędnie.


    > >
    >
    > > Owszem, �r�d�em budzika jest ADC, ale zapyla za 80MHz. ADC jest 12-to
    bitowy (AD9272), wi�c mamy 80x12 = 960MHz (DDR bit-budzik). Nap�dzam dziada przez
    programowalnego dystrybutora cykania (AD9512), wi�c d�iter jest stosunkowo
    ma�y.
    >
    > > Programowo ustawiam dzielnik na AD9512 na 20/40/80 MHz. A wi�c jak mam
    20MHz(bit clock=240MHz), wszystko jest OK przy moim dyskretnym projekcie z
    wykorzystaniem IBUFGDS i IDDR2. Na wy�szych cz�stotliwo�ciach niestety idzie
    si� pa��. Ale nie w tym rzecz!! Chodzi o to,�e przy wykorzystaniu logicora,
    na jego a�tpucie zegarowym (clkout) jest kompletne milczenie.
    >
    >
    >
    >
    >
    > Jeste� na 100% pewien �e to co dostajesz przy 20MHz jest ok ?

    Raczej tak. w dokumentacji AD9272 jest tabelka nr. 12. Jak każę scalakowi, to wypluwa
    określone dane testowe. Przy 20MHz wszystko jest OK. Na wyższych częstotliwościach
    poprawnie działają ino trywialne testy typu same jedynki, bądź same zera.

    >
    > Je�eli tak to rozje�d�aj� si� gdzie� czasy.
    >
    > Zwykle PLL maj� mo�liwo�� przesuwania fazy jednego zegara wzgl�dem
    >
    > drugiego i prawdopodobnie to pomo�e w twoim przypadku.
    >
    > Mo�na to zrobi� nawet dynamicznie.
    >

    Też to wiem, ino nie wiem jak to zrobić w X.

    >
    >
    > Ja tak sobie robie 16bitowego PWM przy 100kHz. Normalnie potrzebowa�bym
    >
    > oko�o 6,5GHz zegara, ale w�a�nie daje si� to zrobi� przy pomocy
    >
    > przesuwania fazy PLL.
    >
    >

    Tylko jak to zrobić z użyciem IODELAY2 w X?


    >
    >
    > Jaki� wizard maj� ale go nie u�ywa�em.
    >
    >

    A mógłbyś podzielić się fragmentem kodu? s...@g...com
    Chętnie podeślę Ci też swoją bazgraninę (VHDL).


Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: