eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaFPGA, VHDL detekcja zbocza i problemyRe: FPGA, VHDL detekcja zbocza i problemy
  • Data: 2009-05-23 08:07:48
    Temat: Re: FPGA, VHDL detekcja zbocza i problemy
    Od: k...@g...com szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    Wygląda na to, że zsynchronizowanie zewnętrznego sygnału poprzez
    przerzutnik D załatwiło sprawę:

    signal dior_n:std_logic;

    HDD_DIOR_N<=dior_n;

    process(CLK)
    begin
    if clk'event and clk='1' then
    dior_n<=HOST_DIOR_N;
    end if;
    end process;

    i teraz w kolejnym procesie licząc zbocza dior_n (tak jak w
    poprzednich postach), mam właściwą
    ilość.... Gdybym natomiast liczył bezpośrednio HOST_DIOR_N w procesie
    zależnym od
    CLK to dalej się krzaczy.

    Może ktoś mi to z czystej ciekawości racjonalnie wyjaśni co dokładnie
    się dzieje, w którym miejscu hazard, że gubie zbocza gdy nie stosuje
    przerzutnika?

    pozdrawiam i dziekuje za zainteresowanie tematem

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: