eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaJaki uC proponujecie ??Re: Jaki uC proponujecie ??
  • Path: news-archive.icm.edu.pl!news.rmf.pl!agh.edu.pl!news.agh.edu.pl!news.onet.pl!not
    -for-mail
    From: Jerry1111 <j...@w...pl.pl.wp>
    Newsgroups: pl.misc.elektronika
    Subject: Re: Jaki uC proponujecie ??
    Date: Wed, 19 May 2010 20:03:47 +0100
    Organization: http://onet.pl
    Lines: 23
    Message-ID: <ht1cml$jq3$1@news.onet.pl>
    References: <5...@o...googlegroups.com>
    <3...@n...onet.pl>
    <4...@p...onet.pl>
    NNTP-Posting-Host: 94-195-52-21.zone9.bethere.co.uk
    Mime-Version: 1.0
    Content-Type: text/plain; charset=ISO-8859-2; format=flowed
    Content-Transfer-Encoding: 8bit
    X-Trace: news.onet.pl 1274295829 20291 94.195.52.21 (19 May 2010 19:03:49 GMT)
    X-Complaints-To: n...@o...pl
    NNTP-Posting-Date: Wed, 19 May 2010 19:03:49 +0000 (UTC)
    User-Agent: Mozilla/5.0 (Windows; U; Windows NT 6.0; en-GB; rv:1.9.1.9)
    Gecko/20100317 Thunderbird/3.0.4
    In-Reply-To: <4...@p...onet.pl>
    X-Antivirus: avast! (VPS 100519-0, 19/05/2010), Outbound message
    X-Antivirus-Status: Clean
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:588829
    [ ukryj nagłówki ]

    On 19/05/2010 00:27, MrWebsky wrote:
    > MH wrote:
    >
    >> U mnie jest jeszcze gorzej !! 32 kanały (12 bitów) , co daje 2,4GB/s...
    >> Stąd jak wcześniej napisałem wstępna obróbka jest wykonywana hardwarowo w FPGA ,
    >> resztę robi pecet. Aż tak rąbnięty nie jestem , żeby popełnić tak sztubacki bląd..
    >>
    >> MH
    >
    > Szczerze mówiąc średnio wyobrażam sobie podłączenie do jednego FPGA
    > 32 przetworników @ 12 bit i koszących @ 50Ms/s.
    > Albo wychodzi mi bardzo dużo pinów (>400), albo nierealnie wysokie częstotliwości
    > na multipleskowanej magistrali do nich.
    >

    50Msps to jest wolno jak na FPGA. 400 pinow to 'srednio' - sa mniejsze,
    sa wieksze (800-1000 pinow). Interfejsy szeregowe na drozszych FPGA daja
    rade 3.125 i 6.25Gbps (serdes jest w FPGA). Nie da sie tego zrobic na
    najtanszym Cyclone1, ale nie trzeba tutaj siegac po najdrozsze FPGA.


    --
    Jerry1111

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: