eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaNauka programowania FPGA › Re: Nauka programowania FPGA
  • X-Received: by 10.31.178.206 with SMTP id b197mr660720vkf.11.1518015704770; Wed, 07
    Feb 2018 07:01:44 -0800 (PST)
    X-Received: by 10.31.178.206 with SMTP id b197mr660720vkf.11.1518015704770; Wed, 07
    Feb 2018 07:01:44 -0800 (PST)
    Path: news-archive.icm.edu.pl!news.icm.edu.pl!news.nask.pl!news.nask.org.pl!news.unit
    0.net!weretis.net!feeder6.news.weretis.net!feeder.usenetexpress.com!feeder-in1.
    iad1.usenetexpress.com!border1.nntp.dca1.giganews.com!nntp.giganews.com!t22-v6n
    o64220qtb.0!news-out.google.com!h12ni218qte.0!nntp.google.com!t22-v6no64214qtb.
    0!postnews.google.com!glegroupsg2000goo.googlegroups.com!not-for-mail
    Newsgroups: pl.misc.elektronika
    Date: Wed, 7 Feb 2018 07:01:44 -0800 (PST)
    In-Reply-To: <5a7b0f27$0$590$65785112@news.neostrada.pl>
    Complaints-To: g...@g...com
    Injection-Info: glegroupsg2000goo.googlegroups.com; posting-host=185.234.91.196;
    posting-account=67yd9woAAAAHUu8VHyA7Js47M98NE3m3
    NNTP-Posting-Host: 185.234.91.196
    References: <5a795eef$0$667$65785112@news.neostrada.pl>
    <p5cgh5$67f$2$gof@news.chmurka.net> <p5f0nm$bdq$1@node2.news.atman.pl>
    <5a7b0f27$0$590$65785112@news.neostrada.pl>
    User-Agent: G2/1.0
    MIME-Version: 1.0
    Message-ID: <c...@g...com>
    Subject: Re: Nauka programowania FPGA
    From: s...@g...com
    Injection-Date: Wed, 07 Feb 2018 15:01:44 +0000
    Content-Type: text/plain; charset="UTF-8"
    Content-Transfer-Encoding: quoted-printable
    Lines: 37
    Xref: news-archive.icm.edu.pl pl.misc.elektronika:729005
    [ ukryj nagłówki ]

    W dniu środa, 7 lutego 2018 15:37:28 UTC+1 użytkownik J.F. napisał:
    > Użytkownik "Piotr Wyderski" napisał w wiadomości grup
    > dyskusyjnych:p5f0nm$bdq$...@n...news.atman.pl...
    > Adam Wysocki wrote:
    > >> - "Układy FPGA w przykładach" (kurs, 4 części)
    > >> - Wprowadzenie do języka Verilog (książka)
    > >> Polecacie któreś z tych dwóch?
    >
    > >Powyższych pozycji nie znam, ale mam radę: odpuść sobie naukę
    > >Veriloga na etapie wstępnym. W ISE/Quartusie są graficzne edytory
    > >schematów, poklikaj sobie i zobacz, jak Ci to leży. Naucz się sprzętu
    > >i myślenia w nowych kategoriach.
    >
    > To nie lepiej jednak zaczac od VHDL/Veriloga, niz dalej trzaskac te
    > schematy ?
    >

    W rozbudowanych projektach, gdzie FPGA jest wykorzystywane do kontrolowania różnych
    niezależnych układów np. kontroler USB,DDR RAM,Przetworniki AD/DA i cholera wie co
    jeszcze, uważam schemat za najlepsze narzędzie. Jeden rzut oka i wiadomo co jest co i
    jaki jest przepływ logiczny obrabianego sygnału. Jasne, że to samo da się zrobić w
    VHDL'u pisząc strukturalnie, ale nikt mi nie wmówi że taki projekt będzie
    przejrzysty. A znalezienie ewentualnego błędu zaczyna urastać do naprawdę dużego
    problemu. Strukturalny VHDL wykorzystuję jedynie w przypadku powielenia jakiegoś
    bloku funkcjonalnego na n-kanałów. Wtedy istotnie łatwiej i szybciej jest to zrobić w
    paru linijkach kodu, niż smarować na schemacie np. 64 klocki i łączyć je drutami.
    Ewentualne rozszerzenie liczby kanałów na 128, to w VHDL'u kwestia kilku sekund
    roboty. Natomiast VHDL jest znakomitym narzędziem do projektowania behawioralnego.
    Synteza stanów maszynowych na piechotę na bramki i przerzutniki, to nie tylko strata
    czasu, ale wręcz głupota.

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: