eGospodarka.pl
eGospodarka.pl poleca

eGospodarka.plGrupypl.misc.elektronikaMożliwości CPLD › Re: Możliwości CPLD
  • Data: 2020-09-14 11:02:43
    Temat: Re: Możliwości CPLD
    Od: Piotr Wyderski <p...@n...mil> szukaj wiadomości tego autora
    [ pokaż wszystkie nagłówki ]

    J.F. wrote:

    > Trzeba wygenowac PWM do sterowania mostkiem, z szykanami typu np
    > kontrola pradu.
    > Na procesorku odpowiednio mocnym - wiadomo, ze da rade.
    > Na procku DSP - moze i overkill, ale moze lepiej niz rzezbic sinusy na 8
    > bit.

    PSoc5LP spokojnie da radę i będzie się dało to zrobić bez rzucenia się
    na głęboką wodę w stylu przerzucenia się od razu na FPGA. Akurat
    liczenie sinusa jest proste, dokładność 18-bitowa to dwa zajrzenia w
    tabelkę i jedno mnożenie. Da się zrobić całkowicie poza programem
    głównego ARMa.

    Możesz to zrobić na wiele sposobów: przeprogramowywać PWM za pomocą DMA
    sterowanego przez UDB, wygenerować sinusa IDACem (do 8Msa/s) i PWM
    zrobić "analogowo" na komparatorze, napisać cały sterownik w asemblerze
    DFB i uruchomić go jako koprocesor. Jest wiele opcji.

    > FPGA ... no wlasnie - zdaży sie załadowac program/konfiguracja, czy
    > tranzystory spłoną wczesniej ?

    Przecież sterowanie tranzystorami musisz zrobić w sposób odporny na
    pojedynczy błąd w sterowniku, np. polegający na ustawieniu stanu
    wysokiej impedancji na wejściu drivera. IEC62304 Class B.

    Pozdrawiam, Piotr

Podziel się

Poleć ten post znajomemu poleć

Wydrukuj ten post drukuj


Następne wpisy z tego wątku

Najnowsze wątki z tej grupy


Najnowsze wątki

Szukaj w grupach

Eksperci egospodarka.pl

1 1 1

Wpisz nazwę miasta, dla którego chcesz znaleźć jednostkę ZUS.

Wzory dokumentów

Bezpłatne wzory dokumentów i formularzy.
Wyszukaj i pobierz za darmo: